#### Computer Organization & Design实验与课程设计

# Lab01-1 ALU、Regfiles设计

#### 赵莎

College of Computer Science and Technology Zhejiang University szhao@zju.edu.cn 2024

#### **Course Outline**

- 一、实验目的
- 二、实验环境
- 三、实验目标及任务

# 实验目的

- 1. 复习寄存器传输控制技术
- 2. 掌握CPU的核心组成: 数据通路与控制器
- 3. 设计数据通路的功能部件
- 4. 进一步了解计算机系统的基本结构
- 5. 熟练掌握IP核的使用方法

## 实验环境

- □实验设备
  - 1. 计算机(Intel Core i5以上,4GB内存以上)系统
  - 2. NEXYS A7开发板
  - 3. Xilinx VIVADO2017.4及以上开发工具
- □材料

无

# 实验目标及任务

■ 目标:熟悉SOC系统的原理,掌握IP核集成设计 CPU的方法,了解数据通路结构并实现ALU和 Register Files

■任务一:设计实现数据通路部件ALU

---采用硬件描述语言的设计方法

■任务二:设计实现数据通路部件Register Files

---采用硬件描述语言的设计方法

■任务一:设计实现数据通路部件ALU

---方法一: 根据原理图进行结构化描述

---方法二: 根据原理图进行功能性描述

### 数据通路的功能部件之一: ALU

#### □ 实现5个基本运算

- ■整理逻辑实验的ALU
- verilog输入并仿真
- ■拓展ALU的功能

| ALU Control Lines | Function         | note |
|-------------------|------------------|------|
| 000               | And              | 兼容   |
| 001               | Or               | 兼容   |
| 010               | Add              | 兼容   |
| 110               | Sub              | 兼容   |
| 111               | Set on less than |      |
| 100               | nor              | 扩展   |
| 101               | srl              | 扩展   |
| 011               | xor              | 扩展   |



注: overflow功能暂未实现

## 根据原理图进行结构化描述设计 ALU

## ALU逻辑原理图



### 结构化描述输入设计ALU



### 结构化描述输入设计ALU

#### 拷贝下列模块到ALU工程目录:

(Exp0设计)

and32、or32、ADC32、xor32、nor32、srl32、 SignalExt\_32、mux8to1\_32、or\_bit\_32

添加模块路径到ALU工程目录:

### ALU TOP逻辑原理图

顶层逻辑连接如图(详细可参照pdf文档),根据连接图可完成顶层文件的编写



#### ALU TOP文件编写

```
module ALU(
 input [31:0] A,
 input [2:0] ALU operation,
 input [31:0] B,
 output [31:0] res,
 output
              zero
 );
MUX8T1 32 0 MUX8T1 32 0
   (.IO(and32 0 res),
    .l1(or32 0 res),
    .I2(addc 32 0 S[31:0]),
                                                     xor32 0 xor32 1
    .13(xor32 \ 0 \ res),
                                                         (.A(SignalExt 32 0 So),
    .14(nor32 0 res),
                                                         .B(B),
    .15(srl32 0 res),
                                                         .res(xor32 1 res));
    .l6(addc 32 0 S[31:0]),
                                                     endmodule
    .I7({31'b0,addc 32 0 S[32]}),
    .o(MUX8T1 32 0 o),
    .s(ALU operation));
```

## ALU TOP文件编写



#### 设计要点----子模块调用

- □ 通过顶层文件调用子模块的方式有两种:
- □ 一种是子模块以IP形式封装的,具体操作步骤参见Lab0调用封装模块方法
- □ 一种是子模块以. v形式添加的,具体操作方式参见Lab0添加源文件的方法
  - - > **P** MUX8T1\_32\_0: MUX8T1\_32\_0 (MUX8T1\_32\_0.xci)
    - > F SignalExt\_32\_0: SignalExt\_32\_0 (SignalExt\_32\_0.xci)
    - > # addc\_32\_0: addc\_32\_0 (addc\_32\_0.xci)
    - > P and32\_0: and32\_0 (and32\_0.xci)
    - > **P** nor32\_0: nor32\_0 (nor32\_0.xci)
    - > **\$\psi\$ or32\_0**: or32\_0 (or32\_0.xci)
    - > \$\frac{1}{4}\$ or\_bit\_32\_0: or\_bit\_32\_0 (or\_bit\_32\_0.xci)
    - > \$\frac{1}{4}\$ srl32\_0 : srl32\_0 (srl32\_0.xci)
    - > F xor32 0:xor32 0 (xor32 0.xci)
    - > **\$\psi\$ xor32\_1: xor32\_0** (xor32\_0.xci)





- MUX8T1\_32\_0: MUX8T1\_32\_0 (MUX8T1\_32\_0.v)
- SignalExt\_32\_0: SignalExt\_32\_0 (SignalExt\_32\_0.v)
- addc\_32\_0: addc\_32\_0 (addc\_32\_0.v)
- and32 0: and32 0 (and32 0.v)
- nor32\_0: nor32\_0 (nor32\_0.v)
- or32\_0: or32\_0 (or32\_0.v)
- or\_bit\_32\_0 : or\_bit\_32\_0 (or\_bit\_32\_0.v)
- @ srl32\_0: srl32\_0 (srl32\_0.v)
- xor32\_0 : xor32\_0 (xor32\_0.v)
- xor32\_1 : xor32\_0 (xor32\_0.v)

子模块以.v 形式被调用

# 根据原理图进行功能性描述设计 ALU

## ALU 功能性描述

endmodule

```
module ALU(
input [31:0] A,
 input [2:0] ALU_operation,
input [31:0] B,
output [31:0] res,
output
             zero
always @ (*)
  case (ALU_operation)
       3'b000: res=A&B;
endcase
```

## ALU testbench文件



```
ALU ALU_u(
    .A(A),
    .B(B),
    .ALU_operation(ALU_operation),
    .res(res),
    .zero(zero)
initial begin
    A=32' hA5A5A5A5:
    B=32' h5A5A5A5A:
    ALU operation =3'b111:
    #100;
    ALU_operation =3'b110;
    #100:
    ALU_operation =3'b101;
    #100:
    ALU_operation =3'b100;
    #100:
    ALU_operation =3'b011;
    #100:
    ALU operation =3'b010;
    #100:
    ALU_operation =3'b001;
    #100:
    ALU_operation =3'b000;
    #100:
    A=32' h01234567:
    B=32' h76543210;
    ALU_operation =3'b111;
end
```

## ALU仿真波形图



仿真确保功能正确

■任务二:设计实现数据通路部件Register Files

---采用硬件描述语言的设计方法

#### 数字系统的功能部件之一: Register files

- □实现32×32bit寄存器组
  - ■优化逻辑实验Regs
  - 行为描述并仿真结果

#### □端口要求

- 二个读端口:
  - Rs1\_addr;Rs1\_data
  - Rs2\_addr;Rs2\_data
- 一个写端口,带写信号 RegWrite
  - Wt\_addr; Wt\_data
  - □ RegWrite



#### Regfile参考代码

```
Regs
                                                                  clk
Module regs( input
                              clk, rst, RegWrite,
                                                                 rst
               input [4:0] Rs1_addr, Rs2_addr, Wt_addr,
                                                                 ■Rs1 addr[4:0]
                                                                                    Rs1_data[31:0]
               input [31:0] Wt data,
                                                                 Rs2_addr[4:0]
                                                                                    Rs2 data[31:0]
               output [31:0] Rs1 data, Rs2 data
                                                                 ■Wt addr[4:0]
                                                                 ■Wt data[31:0]
                                                                 RegWrite
                                         // r1 - r31
reg [31:0] register [1:31];
                                                                            Regs v1 0
  integer i;
   assign Rs1 data = (Rs1 addr== 0) ? 0 : register[Rs1 addr];
                                                                                   // read
   assign Rs2 data = (Rs2 addr== 0) ? 0 : register[Rs2 addr];
                                                                                   // read
   always @(posedge clk or posedge rst)
     begin if (rst==1) for (i=1; i<32; i=i+1) register[i] \leq 0;
                                                                                   // reset
             else if ((Wt addr != 0) && (RegWrite == 1))
                     register[Wt addr] <= Wt data;</pre>
                                                                                   // write
     end
endmodule
```

#### regfile仿真结果

```
Ons-100ns regfile初始化复位,读写都为0;
```

```
100ns-150ns RegWrite=1;Wt_addr[4:0]=05;Wt_data[31:0]=a5a5a5a5;写地址05 150ns-200ns RegWrite=1;Wt_addr[4:0]=0a;Wt_data[31:0]=5a5a5a5a5;写地址0a 200ns-300ns RegWrite=0;Rs1_addr[4:0]=05;Rs1_data[31:0]=a5a5a5a5a5;读地址05 200ns-300ns RegWrite=0;Rs2 addr[4:0]=0a;Rs1 data[31:0]=5a5a5a5a5a;读地址0a
```



仿真确保功能正确

### 思考题

- □如何给ALU增加溢出功能
  - ■提示:分析运算结果的符号
- □分析逻辑实验的Register Files设计
  - ■本实验你做了哪些优化?
  - ■逻辑实验的Register Files直接使用,你认为会存在那些问题?

